![]() 晶圓級晶片尺度封裝元件以及其製造方法
专利摘要:
本發明提出一種晶圓級晶片尺度封裝元件以及其製造方法。上述晶圓級晶片尺度封裝元件包含:一晶片,包括至少一銲墊;一球底金屬層,設於該銲墊上;一預銲層,設於該球底金屬層上;以及一凸塊,與該預銲層相熔接而結合。 公开号:TW201318124A 申请号:TW100137821 申请日:2011-10-19 公开日:2013-05-01 发明作者:Po-Jui Chen 申请人:Richtek Technology Corp; IPC主号:H01L24-00
专利说明:
晶圓級晶片尺度封裝元件以及其製造方法 本發明係有關一種晶圓級晶片尺度封裝(WLCSP,Wafer Level Chip Scale Package)元件以及其製造方法,可增加封裝元件之I/O接點的站立高度(stand-off height)及尺寸,因此可以提升封裝元件之可靠度。 晶圓級晶片尺度封裝是以植球製程來製作晶片對外的I/O接點。根據Coffin-Mansion公式對於因溫度循環(temperature cycling)產生疲勞破壞之預測,可知球的站立高度越大,則可越提高元件封裝的疲勞耐受循環數(endurance cycle)。因此,先前技術提出一些方法來增加I/O接點植球的站立高度。對於增加植球的站立高度,最直接的方式是選用直徑較大之單一錫球。然採大的錫球時若仍保持相同的球間距(ball pitch),就很容易於後續迴焊(reflow)製程中造成相鄰錫球熔接在一起,形成短路而報廢。換言之,若晶片的球間距受到限制,則單一錫球的站立高度也受到限制。 第1圖顯示先前技術之晶圓級晶片尺度封裝元件與電路板結合之示意圖。參照第1圖,在晶圓級晶片尺度封裝元件10之I/O接點12係以雙錫球堆疊於晶片(chip)13之主動面(active surface)上,以藉由雙錫球來增加站立高度H。晶片13直接連接之基部錫球(solder ball)周圍係由環氧樹脂(epoxy)14保護,又於環氧樹脂(epoxy)14露出基部錫球之各開口進行二次植球(ball mount),如此才能形成疊球之I/O接點12。疊置於基部錫球上之另一錫球係銲接於電路板11上,由於晶片13和電路板11之熱膨脹係數(CTE)相差較大,而不同熱膨脹係數之材料會因溫度變化而有不同變形量,故I/O接點12之兩端有不同位移而產生應力。尤其,當晶片13之尺寸較大時,位於晶片13之角落附近的I/O接點12會受到更大之應力。雖然此種I/O接點12可以有較大之站立高度H(由晶片13之表面至電路板11之表面的距離),以提升封裝元件之可靠度,且樹脂14能作為應力之緩衝層,但晶圓級晶片尺度封裝元件10需要二次植球之製程,且採取較少使用之環氧樹脂,故製程複雜及成本較高,並有應力與對準的問題。 第2圖顯示先前技術US 6930032之晶圓級晶片尺度封裝元件之示意圖。晶片201之周圍有複數個銲墊203,藉由重新分配層(redistribution layer;RDL)將各銲墊203連接至位於中間之一重分配銲墊205。於重分配銲墊205先形成一緩衝層211,並再沉積一呈現凹字型之球底金屬層(under bump metallurgy;UBM) 215。錫球217係焊接於凸塊下金屬化層215上,藉由此凹字型之特殊結構保護錫球217之最脆弱的頸部。又介於各球底金屬層215間有兩個介電層207及209。雖然此種球底金屬層215的特殊設計可以使錫球217較不易於頸部發生斷裂,但需要修改光罩,以及特殊之製程參數,故製程複雜及成本較高。 有鑑於此,本發明即針對上述先前技術之不足,提出一種晶圓級晶片尺度封裝元件以及其製造方法,可增加封裝元件之I/O接點的站立高度及尺寸,因此可以提升封裝元件之可靠度。 本發明目的之一在提供一種晶圓級晶片尺度封裝元件。 本發明的另一目的在提供一種晶圓級晶片尺度封裝元件之製造方法。 為達上述之目的,就其中一個觀點言,本發明提供了一種晶圓級晶片尺度封裝元件,包含:一晶片,包括至少一銲墊;一球底金屬層,設於該銲墊上;一預銲層,設於該球底金屬層上;以及一凸塊,與該預銲層相熔接而結合。 在其中一種實施型態中,上述晶圓級晶片尺度封裝元件另包含:一阻障層,設於該銲墊上;以及一種晶層,設於該阻障層上,且在該球底金屬層下。 在其中一種實施型態中,該凸塊係一錫球。該預銲層之材料係選擇錫、錫鉛合金、錫鋅合金、錫銀合金、錫銅合金、或錫銀銅合金中一者。 在其中一種實施型態中,該預銲層之材料係選擇和該凸塊能互相熔接之金屬或合金。 在其中一種實施型態中,該預銲層及該凸塊結合形成一I/O接點,該I/O接點之尺寸大於該凸塊之尺寸。 就再一個觀點言,本發明提供了一種晶圓級晶片尺度封裝元件,包含:一晶片,包括至少一銲墊;一球底金屬層,設於該銲墊上;一第一預銲層,設於該球底金屬層上;一第二預銲層,設於該第一預銲層上,其中該第一預銲層之熔點高於該第二預銲層之熔點;以及一凸塊,與該第二預銲層相熔接而結合。 在其中一種實施型態中,該第一預銲層之材料係選擇熔點較高的焊錫。 就再一個觀點言,本發明提供了一種晶圓級晶片尺度封裝元件之製造方法,包含:提供一具有至少一銲墊之晶片;形成一球底金屬層於該銲墊上;形成一預銲層於該球底金屬層上;以及熔接一凸塊與該預銲層而結合。 在其中一種實施型態中,本方法另包含:形成一高熔點預銲層於該球底金屬層及該預銲層之間,其中該高熔點預銲層之熔點高於該預銲層之熔點。 在其中一種實施型態中,本方法另包含:形成一阻障層於該銲墊上;以及形成一種晶層於該阻障層上,且在該球底金屬層下。 底下藉由具體實施例詳加說明,當更容易瞭解本發明之目的、技術內容、特點及其所達成之功效。 本發明中的圖式均屬示意,主要意在表示結構中各層之間之上下次序關係,至於形狀、厚度與寬度則並未依照比例繪製。 請參閱第3A圖至第3I圖,顯示本發明的一實施例之各製造步驟。如第3A圖所示,提供一晶片31。晶片31包括一半導體之基板311、至少一銲墊312及一第一鈍化層(passivation layer)313,其中銲墊312係設於基板311之主動面(active surface)上,又第一鈍化層313保護主動面之電路(圖未示)。第一鈍化層313有至少一個開口314,該開口314露出銲墊312以供內部連接線(internal connection)與外部連接。 於第一鈍化層313上,再形成一第二鈍化層32,如第3B圖所示。該第二鈍化層32之材料是利用旋塗(spin coating)或化學氣相沉積的方式所形成,其材料可為氧化矽、苯環丁烯(BCB)或聚苯噁唑(polybenzoxazole,PBO)。本實施例中,第二鈍化層32覆蓋銲墊312外圍之部分面積,然本發明之保護範圍並不受此限制。 參閱第3C圖及第3D圖,以濺鍍或化學沉積依序形成一阻障層(barrier layer) 33’及一種晶層(seed layer) 34’。阻障層33’功用主要是防止後續銲墊與球底金屬層快速反應,其材料係選自鈦金屬、氮化鈦、鈦鎢合金、鉭金屬層、鉻、鉻銅合金及氮化鉭其中之一或所組成之群組的其中之至少一者。種晶層34’功用係使後續球底金屬層有較佳之晶向成長方向,因此選擇和該鍍膜相同之材料為較佳。 藉由微影製程形成一光阻層(photoresist layer) 39,再形成一球底金屬層(under bump metallurgy;UBM) 35於該種晶層34’上,如第3E圖所示。球底金屬層35之材料可以是Al/NiV/Cu、Ti/NiV/Cu、或Ti/Cu/Ni等,但不限於前開所例示之材料。利用相同之光阻層39為遮罩,再沉積一預銲層36於球底金屬層35上,如第3F圖所示。預銲層36可以選擇和後續接合之凸塊能互相熔接之金屬或合金。當凸塊係錫球時,則預銲層36係選擇錫、錫鉛合金、錫鋅合金、錫銀合金、錫銅合金或錫銀銅合金中一者。 參閱第3G圖,除去光阻層39、及蝕刻阻障層33’及種晶層34’位於預銲層36外側之部分區域,則阻障層33、種晶層34、球底金屬層35及預銲層36之部分或全部凸出於第二鈍化層32之上。然後,以網印或其他方式於球底金屬層35上塗佈助銲劑(flux) 38,並將凸塊37’植球(ball mount)於預銲層36上,如第3H圖所示。藉由迴焊製程,將凸塊37’和預銲層36相熔接而結合,如此形成一較原凸塊37’尺寸大之I/O接點37,如第3I圖所示。如此,I/O尺寸大之接點37焊接在電路板之銲墊,可以產生較大站立高度,因此根據前述Coffin-Mansion公式有較佳之可靠度。 如果直接選用較大尺寸之凸塊,雖然也可以得到較大站立高度,但如前所述容易於後續迴焊製程造成相鄰凸塊熔接。反觀,本案中位置固定之預銲層36不但可以產生較大站立高度,且能避免迴焊製程中較大寸大之凸塊(或錫球)因偏移而造成之短路。因此,本案不但可增加封裝元件之可靠度,相當適用於微間距(fine pitch)及高I/O接點數之電子產品;且仍利用原本之光罩及製程,故相較於前案有低成本(或不增加成本)之優勢。以目前的植球製程為例,若I/O接點之節距為400um,最大可植約250um直徑的錫球,迴焊後的錫球高度(ball height)大約為200um(假設球底金屬層直徑為240um)。若採用本案前述之實施例所教示之步驟,假設先在球底金屬層上方鍍上一厚約55um的預銲層,則在採用相同250um直徑的錫球之條件下,迴焊後錫球高度約可達到220um,即站立高度可提升約10%,又以Coffin-Mansion equation公式來預估大約可提昇20%的疲勞耐受循環數(代表可靠度)。 第4A圖至第4D圖示出本發明另一實施例之部分製造步驟。本實施例之製造步驟係接續前開實施例之第3E圖,亦即第3A圖至第3E圖皆係本實施例之製造步驟,之後銜接第4A圖。參閱第4A圖,利用相同之光阻層39為遮罩,再沉積一具高熔點之第一預銲層461於球底金屬層35上,接著沉積一第二預銲層462於第一預銲層461上。第二預銲層462可以選擇和後續接合之凸塊能互相熔接之金屬或合金,亦即可選用與前開實施例之預銲層36相同之材料。第一預銲層461之材料可以選擇熔點較高的焊錫,例如:錫金(Sn/Au)合金、錫鋅(Sn/Zn)合金等。 參閱第4B圖,除去光阻層39。及蝕刻阻障層33’及種晶層34’位於預銲層36兩側之部分區域,則阻障層33、種晶層34、球底金屬層35、第一預銲層461及第二預銲層462之部分或全部凸出於第二鈍化層32之上。然後,以網印或其他方式於球底金屬層35上塗佈助銲劑38,並將凸塊37’植球(ball mount)於第二預銲層462上,如第4C圖所示。藉由迴焊製程,將凸塊37’和第二預銲層462相熔接而結合,但高熔點之第一預銲層461則未與凸塊37’和第二預銲層462相熔,如此形成一較原凸塊37’尺寸大之I/O接點47,如第4D圖所示。如此,藉由高熔點之第一預銲層461,可更有效增加錫球的站立高度,因此根據前述Coffin-Mansion公式有較佳之可靠度,但由於錫球直徑沒有大幅增加,因此與相鄰錫球不至於熔接在一起。 以上已針對較佳實施例來說明本發明,唯以上所述者,僅係為使熟悉本技術者易於了解本發明的內容而已,並非用來限定本發明之權利範圍。在本發明之相同精神下,熟悉本技術者可以思及各種等效變化。例如,本發明之控制迴路中回授訊號之產生,並不限於以誤差放大器處理,或可採減法器減去參考電壓以產生各級之回授訊號。因此,本發明的範圍應涵蓋上述及其他所有等效變化。 10...晶圓級晶片尺度封裝元件 11...電路板 12...I/O接點 13...晶片 14...樹脂 201...晶片 203...銲墊 205...重分配銲墊 207、209...重分配銲墊 215...凸塊下金屬化層 217...錫球 31...晶片 311...基板 312...銲墊 313...第一鈍化層 314...開口 32...第二鈍化層 33、33’...阻障層 34、34’...種晶層 35...球底金屬層 36...預銲層 37’...凸塊 37、47...I/O接點 38...助銲劑 39...光阻層 461...第一預銲層 462...第二預銲層 第1圖顯示先前技術之晶圓級晶片尺度封裝元件與電路板結合之示意圖。 第2圖顯示先前技術之晶圓級晶片尺度封裝元件之示意圖。 第3A圖至第3I圖顯示本發明的一實施例之晶圓級晶片尺度封裝元件之各製造步驟。 第4A圖至第4D圖示出本發明另一實施例之晶圓級晶片尺度封裝元件之部分製造步驟。 31...晶片 311...基板 312...銲墊 313...第一鈍化層 32...第二鈍化層 33...阻障層 34...種晶層 35...球底金屬層 37...I/O接點
权利要求:
Claims (20) [1] 一種晶圓級晶片尺度封裝元件,包含:一晶片,包括至少一銲墊;一球底金屬層,設於該銲墊上;一預銲層,設於該球底金屬層上;以及一凸塊,與該預銲層相熔接而結合。 [2] 如申請專利範圍第1項所述之晶圓級晶片尺度封裝元件,其另包含:一阻障層,設於該銲墊上;以及一種晶層,設於該阻障層上,且在該球底金屬層下。 [3] 如申請專利範圍第1項所述之晶圓級晶片尺度封裝元件,其中該凸塊係一錫球。 [4] 如申請專利範圍第3項所述之晶圓級晶片尺度封裝元件,其中該預銲層之材料係選擇錫、錫鉛合金、錫鋅合金、錫銀合金、錫銅合金或錫銀銅合金中一者。 [5] 如申請專利範圍第1項所述之晶圓級晶片尺度封裝元件,其中該預銲層之材料係選擇和該凸塊能互相熔接之金屬或合金。 [6] 如申請專利範圍第1項所述之晶圓級晶片尺度封裝元件,其中該預銲層及該凸塊結合形成一I/O接點,該I/O接點之尺寸大於該凸塊之尺寸。 [7] 一種晶圓級晶片尺度封裝元件,包含:一晶片,包括至少一銲墊;一球底金屬層,設於該銲墊上;一第一預銲層,設於該球底金屬層上;一第二預銲層,設於該第一預銲層上,其中該第一預銲層之熔點高於該第二預銲層之熔點;以及一凸塊,與該第二預銲層相熔接而結合。 [8] 如申請專利範圍第7項所述之晶圓級晶片尺度封裝元件,其另包含:一阻障層,設於該銲墊上;以及一種晶層,設於該阻障層上,且在該球底金屬層下。 [9] 如申請專利範圍第7項所述之晶圓級晶片尺度封裝元件,其中該凸塊係一錫球。 [10] 如申請專利範圍第9項所述之晶圓級晶片尺度封裝元件,其中該第二預銲層之材料係選擇錫、錫鉛合金、錫鋅合金、錫銀合金、錫銅合金或錫銀銅合金中一者。 [11] 如申請專利範圍第7項所述之晶圓級晶片尺度封裝元件,其中該第二預銲層之材料係選擇和該凸塊能互相熔接之金屬或合金。 [12] 如申請專利範圍第7項所述之晶圓級晶片尺度封裝元件,其中該第二預銲層及該凸塊結合形成一I/O接點,該I/O接點之尺寸大於該凸塊之尺寸。 [13] 如申請專利範圍第7項所述之晶圓級晶片尺度封裝元件,其中該第一預銲層之材料係選擇熔點較高的焊錫。 [14] 一種晶圓級晶片尺度封裝元件之製造方法,包含:提供一具有至少一銲墊之晶片;形成一球底金屬層於該銲墊上;形成一預銲層於該球底金屬層上;以及熔接一凸塊與該預銲層而結合。 [15] 如申請專利範圍第14項所述之晶圓級晶片尺度封裝元件之製造方法,其另包含:形成一高熔點預銲層於該球底金屬層及該預銲層之間,其中該高熔點預銲層之熔點高於該預銲層之熔點。 [16] 如申請專利範圍第14項所述之晶圓級晶片尺度封裝元件之製造方法,其另包含:形成一阻障層於該銲墊上;以及形成一種晶層於該阻障層上,且在該球底金屬層下。 [17] 如申請專利範圍第14項所述之晶圓級晶片尺度封裝元件之製造方法,其中該凸塊係一錫球。 [18] 如申請專利範圍第17項所述之晶圓級晶片尺度封裝元件之製造方法,其中該預銲層之材料係選擇錫、錫鉛合金、錫鋅合金、錫銀合金、錫銅合金或錫銀銅合金中一者。 [19] 如申請專利範圍第14項所述之晶圓級晶片尺度封裝元件之製造方法,其中該預銲層之材料係選擇和該凸塊能互相熔接之金屬或合金。 [20] 如申請專利範圍第14項所述之晶圓級晶片尺度封裝元件之製造方法,其中該預銲層及該凸塊結合形成一I/O接點,該I/O接點之尺寸大於該凸塊之尺寸。
类似技术:
公开号 | 公开日 | 专利标题 TWI449141B|2014-08-11|晶圓級晶片尺度封裝元件以及其製造方法 US10483225B2|2019-11-19|Packaging assembly and method of making the same TWI541956B|2016-07-11|半導體裝置 TWI495024B|2015-08-01|半導體裝置,其製造方法,以及製造線路板之方法 TWI440106B|2014-06-01|倒裝晶片互連結構 TWI244184B|2005-11-21|Semiconductor device with under bump metallurgy and method for fabricating the same KR100585104B1|2006-05-30|초박형 플립칩 패키지의 제조방법 US20090174052A1|2009-07-09|Electronic component, semiconductor package, and electronic device US7341949B2|2008-03-11|Process for forming lead-free bump on electronic component US7446422B1|2008-11-04|Wafer level chip scale package and manufacturing method for the same TWI261330B|2006-09-01|Contact structure on chip and package thereof US7863740B2|2011-01-04|Semiconductor device having conductive bumps, metallic layers, covering layers and fabrication method thereof US20080054461A1|2008-03-06|Reliable wafer-level chip-scale package solder bump structure in a packaged semiconductor device JP2006237159A|2006-09-07|半導体装置の製造方法及び半導体装置 US20060087039A1|2006-04-27|Ubm structure for improving reliability and performance US20130249082A1|2013-09-26|Conductive bump structure on substrate and fabrication method thereof US20210210450A1|2021-07-08|Semiconductor device and manufacturing method thereof TWI223425B|2004-11-01|Method for mounting passive component on wafer JP2010165923A|2010-07-29|半導体装置、及びその製造方法 TW546805B|2003-08-11|Bumping process TWI469296B|2015-01-11|晶圓級晶片尺度封裝元件以及其製造方法 US20170179058A1|2017-06-22|Bump structure having first portion of copper and second portion of pure tin covering the first portion, and interconnect structure using the same TWI557865B|2016-11-11|堆疊組及其製法與基板結構 KR20020060307A|2002-07-18|솔더 범프의 형성 방법 JP2009135345A|2009-06-18|半導体装置及びその製造方法
同族专利:
公开号 | 公开日 US20130099380A1|2013-04-25| TWI449141B|2014-08-11| US20150111375A1|2015-04-23|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI713125B|2015-12-08|2020-12-11|台灣積體電路製造股份有限公司|系統晶片、製造具有複數個元件之系統晶片的方法以及將系統晶片的複數個元件進行分區的方法|JPS53149763A|1977-06-01|1978-12-27|Citizen Watch Co Ltd|Mounting method of semiconductor integrate circuit| US6107180A|1998-01-30|2000-08-22|Motorola, Inc.|Method for forming interconnect bumps on a semiconductor die| US6500750B1|1999-04-05|2002-12-31|Motorola, Inc.|Semiconductor device and method of formation| JP4656275B2|2001-01-15|2011-03-23|日本電気株式会社|半導体装置の製造方法| US6743660B2|2002-01-12|2004-06-01|Taiwan Semiconductor Manufacturing Co., Ltd|Method of making a wafer level chip scale package| TW533521B|2002-02-27|2003-05-21|Advanced Semiconductor Eng|Solder ball process| US20050012211A1|2002-05-29|2005-01-20|Moriss Kung|Under-bump metallugical structure| US7547623B2|2002-06-25|2009-06-16|Unitive International Limited|Methods of forming lead free solder bumps| US7008867B2|2003-02-21|2006-03-07|Aptos Corporation|Method for forming copper bump antioxidation surface| US20070045840A1|2005-09-01|2007-03-01|Delphi Technologies, Inc.|Method of solder bumping a circuit component and circuit component formed thereby| TW200743197A|2006-05-15|2007-11-16|Advanced Chip Eng Tech Inc|Under bump metallurgy structure of package and method of the same| US7456090B2|2006-12-29|2008-11-25|Taiwan Semiconductor Manufacturing Co., Ltd.|Method to reduce UBM undercut| US20080169539A1|2007-01-12|2008-07-17|Silicon Storage Tech., Inc.|Under bump metallurgy structure of a package and method of making same| US7838991B1|2007-02-05|2010-11-23|National Semiconductor Corporation|Metallurgy for copper plated wafers| US7863742B2|2007-11-01|2011-01-04|Taiwan Semiconductor Manufacturing Company, Ltd.|Back end integrated WLCSP structure without aluminum pads| US8569897B2|2009-09-14|2013-10-29|Taiwan Semiconductor Manufacturing Company, Ltd.|Protection layer for preventing UBM layer from chemical attack and oxidation| US8609526B2|2009-10-20|2013-12-17|Taiwan Semiconductor Manufacturing Company, Ltd.|Preventing UBM oxidation in bump formation processes| US20110186989A1|2010-02-04|2011-08-04|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor Device and Bump Formation Process| US8610270B2|2010-02-09|2013-12-17|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor device and semiconductor assembly with lead-free solder| JP2012038965A|2010-08-09|2012-02-23|Lapis Semiconductor Co Ltd|半導体装置及びその製造方法| US8581420B2|2010-10-18|2013-11-12|Taiwan Semiconductor Manufacturing Company, Ltd.|Under-bump metallization structure and method of forming the same| US8861552B2|2011-02-15|2014-10-14|The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration|Fault-tolerant self-stabilizing distributed clock synchronization protocol for arbitrary digraphs| US9142520B2|2011-08-30|2015-09-22|Ati Technologies Ulc|Methods of fabricating semiconductor chip solder structures| US8847388B2|2011-10-06|2014-09-30|Taiwan Semiconductor Manufacturing Company, Ltd.|Bump with protection structure| US8581400B2|2011-10-13|2013-11-12|Taiwan Semiconductor Manufacturing Company, Ltd.|Post-passivation interconnect structure| US9786622B2|2011-10-20|2017-10-10|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor package| US9099396B2|2011-11-08|2015-08-04|Taiwan Semiconductor Manufacturing Company, Ltd.|Post-passivation interconnect structure and method of forming the same| US9978656B2|2011-11-22|2018-05-22|Taiwan Semiconductor Manufacturing Company, Ltd.|Mechanisms for forming fine-pitch copper bump structures| US9159686B2|2012-01-24|2015-10-13|Taiwan Semiconductor Manufacturing Company, Ltd.|Crack stopper on under-bump metallization layer| US8643150B1|2012-02-15|2014-02-04|Maxim Integrated Products, Inc.|Wafer-level package device having solder bump assemblies that include an inner pillar structure| US9515036B2|2012-04-20|2016-12-06|Taiwan Semiconductor Manufacturing Company, Ltd.|Methods and apparatus for solder connections|US9793198B2|2014-05-12|2017-10-17|Invensas Corporation|Conductive connections, structures with such connections, and methods of manufacture| US9437566B2|2014-05-12|2016-09-06|Invensas Corporation|Conductive connections, structures with such connections, and methods of manufacture| US9396991B2|2014-08-25|2016-07-19|Globalfoundries Inc.|Multilayered contact structure having nickel, copper, and nickel-iron layers| US9401336B2|2014-11-04|2016-07-26|International Business Machines Corporation|Dual layer stack for contact formation| TWI612694B|2014-11-18|2018-01-21|錼創科技股份有限公司|發光元件的製作方法| US9793248B2|2014-11-18|2017-10-17|PlayNitride Inc.|Light emitting device| US10658316B2|2018-10-02|2020-05-19|Globalfoundries Singapore Pte. Ltd.|Bond pad reliability of semiconductor devices|
法律状态:
2021-05-11| MM4A| Annulment or lapse of patent due to non-payment of fees|
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 TW100137821A|TWI449141B|2011-10-19|2011-10-19|晶圓級晶片尺度封裝元件以及其製造方法|TW100137821A| TWI449141B|2011-10-19|2011-10-19|晶圓級晶片尺度封裝元件以及其製造方法| US13/569,729| US20130099380A1|2011-10-19|2012-08-08|Wafer level chip scale package device and manufacturing method therof| US14/579,753| US20150111375A1|2011-10-19|2014-12-22|Wafer Level Chip Scale Package Device with One or More Pre-solder Layers and Manufacturing Method Thereof| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|